中国科学网手机版

首页 > 科技 > 资讯 > 文章详情页

Cadence Protium S1助晶晨半导体加速软硬件集成

据悉,晶晨半导体(Amlogic)采用Cadence Protium S1 FPGA原型验证平台,成功缩短其多媒体系统级芯片(SoC)设计的上市时间。基于Protium S1平台,晶晨加速实现了软/硬件(HW/SW)集成流程,上市时间较传统软硬件集成工艺缩短 2个月。

晶晨是Protium S1平台测试的早期参与者之一,期间受益于平**有的设计实现和原型验证加速能力,可以比以往更早启动SoC设计的软件开发。同时,平台助设计师加快Linux和安卓操作系统的启动速度,并在一天内完成安兔兔评测(AnTuTu benchmark)。

“使用Protium S1平台,我们可以同时执行多个设计实例,提高生产力”,晶晨半导体软件工程总监Jerry Cao表示。“此外,该平台与Cadence Palladium Z1企业级硬件仿真加速器共享同一个通用编译流程,我们可以充分利用现有Cadence验证环境,保持平台间的功能一致性,进一步提高效率。”

Protium S1 FPGA原型验证平台是助用户实现早期软件开发的下一代平台,初始启动(bring-up)时间较传统FPGA原型设计平均缩短80%。Protium S1平台是Cadence验证套件的全新产品,全面符合Cadence的“系统设计实现”创新战略。该战略旨在协助系统和半导体企业以更高的效率打造具有竞争力的终端产品。

【版权声明】凡本站未注明来源为"中国科学网"的所有作品,均转载、编译或摘编自其它媒体,转载、编译或摘编的目的在于传递更多信息,并不代表本站及其子站赞同其观点和对其真实性负责。其他媒体、网站或个人转载使用时必须保留本站注明的文章来源,并自负法律责任。 中国科学网对文中陈述、观点判断保持中立,不对所包含内容的准确性、可靠性或完整性提供任何明示或暗示的保证。

 
 
 

分类导航

关于我们 | 网站地图 | 网站留言 | 广告服务 | 联系我们 biz@minimouse.com.cn

版权所有 中国科学网www.minimouse.com.cn